Cuộc thi FUBARINO: FPGA PONG

cho mục nhập của [Eric] cho cuộc thi Fubarino của chúng tôi, anh ấy đã đi xuống phần cứng rất thấp và tạo ra Pong trên một FPGA.

[Eric] đã sử dụng bảng FPGA 2 BASSYS để tạo phiên bản cổng logic, ảo này của Pong. Đầu ra là thông qua cổng VGA, nhiều người chơi và trình phát AI được triển khai và tất cả các cơ chế cần thiết cho Pong – Phát hiện va chạm, nút và chuyển đổi đầu vào và lưu giữ điểm cũng trong dự án này.

Cuộc thi Fubarino đòi hỏi một quả trứng Phục sinh, vì vậy khi điểm số cho người chơi bên trái đạt 13 và điểm số cho người chơi phải đạt 37 (có được nó? 1337?), Quả bóng vuông trước đó biến thành một phiên bản cực kỳ pixeley của Logo Hackaday. URL Hackaday cũng được hiển thị, nhờ mô-đun FP (V) của Eric] để hiển thị văn bản trên bảng FPGA của mình.

Bóng và URL Pông được cải tiến chỉ xuất hiện khi điểm số là 13-37, khiến đây trở thành một quả trứng Phục sinh bị che giấu cực kỳ tốt. Video của [Eric] dập khẩu pong của mình dưới đây.

Đây là một mục trong cuộc thi Fubarino để có cơ hội tại một trong số 20 bảng SD Fubarino mà Microchip đã đưa lên là giải thưởng!

Posted in Uncategorized

Leave a Reply

Your email address will not be published. Required fields are marked *